dc.contributor.author | Klimiankou, Y. I. | |
dc.coverage.spatial | Минск | ru |
dc.date.accessioned | 2020-01-09T07:31:31Z | |
dc.date.available | 2020-01-09T07:31:31Z | |
dc.date.issued | 2019 | |
dc.identifier.citation | Klimiankou, Y. I. Translation lookaside buffer management = Управление буфером ассоциативной трансляции / Y. I. Klimiankou // Системный анализ и прикладная информатика. – 2019. – № 4. – С. 20-24. | ru |
dc.identifier.uri | https://rep.bntu.by/handle/data/62316 | |
dc.description.abstract | This paper focuses on the Translation Lookaside Buffer (TLB) management as part of memory management. TLB is an associative cache of the advanced processors, which reduces the overhead of the virtual to physical address translations. We consider challenges related to the design of the TLB management subsystem of the OS kernel on the example of the IA-32 platform and propose a simple model of complete and consistent policy of TLB management. This model can be used as a foundation for memory management subsystems design and verification. | ru |
dc.language.iso | en | ru |
dc.publisher | БНТУ | ru |
dc.title | Translation lookaside buffer management | ru |
dc.title.alternative | Управление буфером ассоциативной трансляции | ru |
dc.type | Article | ru |
local.description.annotation | В данной статье основное внимание уделяется управлению Буфером Ассоциативной Трансляции (БАТ) как одному из основных разделов управления памятью в компьютерных системах. БАТ является ассоциативным кешем, включаемым в состав развитых микропроцессоров, для сокращения накладных расходов на отображение адресов виртуального адресного пространства на адреса физического адресного пространства. В предлагаемой работе рассматриваются вопросы, связанные с проектированием подсистемы управления БАТ в ядрах операционных систем на примере платформы IA-32, и предлагается простая модель полной и целостной политики управления БАТ. Предлагаемая модель может быть применена как в качестве основы для проектирования подсистем управления памятью в ядрах операционных систем, так и для верификации таких подсистем в уже существующих ядрах ОС. | ru |